可配置逻辑模块(PLBs)
· 优化的LUT4/LUT5组合设计
· 双端口分布式存储器
· 支持算数逻辑运算
· 快速进位链逻辑
源同步输入/输出接口
· 输入/输出单元包含DDR寄存器支持DDRx1、DDRx2模式
支持分布式和嵌入式存储器
• 支持35 Kbits分布存储器
• 支持700Kbits 嵌入块存储器
• 容量块存储器9K和32K,可配置为真双口,多种组合模式,FIFO控制逻辑
• 额外128Kbits、256Kbits存储器支持
源同步输入/输出接口
• 输入/输出单元包含DDR寄存器支持DDRx1、DDRx2模式
配置模式
· MSPI模式
· 从模式串行 (SS)
· 从模式并行x8 (SP)
· 主模式并行x8 (MP)
· JTAG模式 (IEEE-1532)
增强安全设计保护
· 每个芯片拥有的64位DNA
· 支持位流AES加密
嵌入式硬核IP
· 内置环形振荡器
丰富封装形式
· caBGA332
· caBGA400
可配置逻辑模块(PLBs)
· 优化的LUT4/LUT5组合设计
· 双端口分布式存储器
· 支持算数逻辑运算
· 快速进位链逻辑
嵌入式乘法器
· 支持3个M18x18
· 优化级联结构
· 运算精度:36x36, 36x181, 18x18, 9x9