支持热插拔
可配置上拉/下拉模式
片内100欧姆差分电阻
可配置施密特触发器,0.5V迟滞
兼容5V输入
优化MIPI HS/LP IO支持
时钟资源
• 16路全局时钟
• 针对高速I/O接口设计的2路IOCLK
• 优化全局时钟的2路快速时钟
• PLLs用于频率综合
- 7路时钟输出
- 分频系数1到128
- 支持5路时钟输出级联
- 动态相位选择
配置模式
• 主模式串行SPI (MSPI)
• 从模式串行 (SS)
• 从模式并行x8 (SP)
• 主模式并行x8 (MP)
• JTAG模式 (IEEE-1532)
BSCAN
• 兼容IEEE-1149.1
增强安全设计保护
• 每个芯片拥有的64位DNA
• 位流支持AES加密
嵌入式硬核IP
ADC
• 8比特逐次逼近寄存器型(SAR)
• 8个模拟输入
• 1MHz采样速率(MSPS)
• 内置环形振荡器
丰富封装形式
• 标准尺寸:TQFP/BGA
• 小尺寸: XWFN42
支持分布式和嵌入式存储器
• 支持35 Kbits分布存储器
• 支持700Kbits 嵌入块存储器
• 容量块存储器9K和32K,可配置为真双口,多种组合模式,FIFO控制逻辑
• 额外128Kbits、256Kbits存储器支持
源同步输入/输出接口
• 输入/输出单元包含DDR寄存器支持DDRx1、DDRx2模式
时钟资源
· 16个全局时钟
· 多支持2个PLLs用于频率综合
· 5路时钟输出
· 分频系数1到128
· 支持5路时钟输出级联
· 动态相位选择
配置模式
· 主模式串行PROM (MS)
· 主模式串行SPI (MSPI)
· 从模式串行 (SS)
· 主模式并行x8 (MP)
· 从模式并行x8 (SP)
· JTAG模式 (IEEE-1532)
时钟资源
· 16路全局时钟
· 针对高速I/O接口设计的2路IOCLK
· 优化全局时钟的2路快速时钟
· 多功能PLLs用于频率综合
· 支持7路时钟输出
· 分频系数1到128
· 支持5路时钟输出级联
· 动态相位调节