可配置逻辑模块(PLBs)
• 优化的LUT4/LUT5组合设计
• 双端口分布式存储器
• 支持算数逻辑运算
• 快速进位链逻辑
高性能,灵活的输入/输出缓冲器
可配置支持以下单端标准
- LVTTL、LVCMOS (3.3/2.5/1.8V/1.5/1.2V)
- PCI
通过配置支持以下差分标准
- LVDS,Bus-LVDS,MLVDS,RSDS,LVPECL
支持分布式和嵌入式存储器
• 支持35 Kbits分布存储器
• 支持700Kbits 嵌入块存储器
• 容量块存储器9K和32K,可配置为真双口,多种组合模式,FIFO控制逻辑
• 额外128Kbits、256Kbits存储器支持
源同步输入/输出接口
• 输入/输出单元包含DDR寄存器支持DDRx1、DDRx2模式
具有低功耗、低成本、高性能等特点。丰富的LUT、DSP、BRAM、高速差分IO等资源,强大的引脚兼容替换性能。
在工业控制、通信接入、显示驱动等领域可有效帮助用户提升性能、降低成本。
源同步输入/输出接口
· 输入/输出单元包含DDR寄存器
· Generic DDR
高性能,灵活的输入/输出缓冲器
· 可配置支持以下单端标准
· LVTTL、LVCMOS (3.3/2.5/1.8V/1.5/1.2V)
· PCI
· SSTL 3.3V and 2.5V (Class I and II)
· SSTL 1.8V and 1.5V (Class I)
· HSTL 1.8V and 1.5V (Class I)
· 通过配置支持以下差分标准
· LVDS,Bus-LVDS,MLVDS,RSDS,LVPECL
· 支持热插拔
· 可配置上拉/下拉模式
· 片内100欧姆差分电阻
· 可配置施密特触发器,0.5V迟滞