时钟资源
· 16路全局时钟
· 针对高速I/O接口设计的2路IOCLK
· 优化全局时钟的2路快速时钟
· 多功能PLLs用于频率综合
· 支持7路时钟输出
· 分频系数1到128
· 支持5路时钟输出级联
· 动态相位调节
配置模式
· MSPI模式
· 从模式串行 (SS)
· 从模式并行x8 (SP)
· 主模式并行x8 (MP)
· JTAG模式 (IEEE-1532)
增强安全设计保护
· 每个芯片拥有的64位DNA
· 支持位流AES加密
嵌入式硬核IP
· 内置环形振荡器
丰富封装形式
· caBGA332
· caBGA400
可配置逻辑模块(PLBs)
· 优化的LUT4/LUT5组合设计
· 双端口分布式存储器
· 支持算数逻辑运算
· 快速进位链逻辑
嵌入式乘法器
· 支持3个M18x18
· 优化级联结构
· 运算精度:36x36, 36x181, 18x18, 9x9
时钟资源
· 16个全局时钟
· 多支持2个PLLs用于频率综合
· 5路时钟输出
· 分频系数1到128
· 支持5路时钟输出级联
· 动态相位选择
配置模式
· 主模式串行PROM (MS)
· 主模式串行SPI (MSPI)
· 从模式串行 (SS)
· 主模式并行x8 (MP)
· 从模式并行x8 (SP)
· JTAG模式 (IEEE-1532)