源同步输入/输出接口
· 输入/输出单元包含DDR寄存器
· Generic DDR
高性能,灵活的输入/输出缓冲器
· 可配置支持以下单端标准
· LVTTL、LVCMOS (3.3/2.5/1.8V/1.5/1.2V)
· PCI
· SSTL 3.3V and 2.5V (Class I and II)
· SSTL 1.8V and 1.5V (Class I)
· HSTL 1.8V and 1.5V (Class I)
· 通过配置支持以下差分标准
· LVDS,Bus-LVDS,MLVDS,RSDS,LVPECL
· 支持热插拔
· 可配置上拉/下拉模式
· 片内100欧姆差分电阻
· 可配置施密特触发器,0.5V迟滞
时钟资源
· 16个全局时钟
· 多支持2个PLLs用于频率综合
· 5路时钟输出
· 分频系数1到128
· 支持5路时钟输出级联
· 动态相位选择
配置模式
· 主模式串行PROM (MS)
· 主模式串行SPI (MSPI)
· 从模式串行 (SS)
· 主模式并行x8 (MP)
· 从模式并行x8 (SP)
· JTAG模式 (IEEE-1532)
具有低功耗、低成本、高性能等特点。丰富的LUT、DSP、BRAM、高速差分IO等资源,强大的引脚兼容替换性能。
在工业控制、通信接入、显示驱动等领域可有效帮助用户提升性能、降低成本。
灵活的逻辑结构
· 19600个 LUTs,用户IO数量从71到193个
低功耗器件
· 先进的55nm低功耗工艺
· 静态功耗低至5mA
支持分布式和嵌入式存储器
· 支持156 Kbits分布存储器
· 支持1 Mbits 嵌入块存储器
· 嵌入块存储器容量9 Kbits,可配置为真双口,8Kx1到512x18模式
· FIFO控制逻辑
· 嵌入块存储器容量32 Kbits,可配置为真双口,可设置为2K*16或4K*8
可配置逻辑模块(PLBs)
· 优化的的LUT4/LUT5组合设计
· 双端口分布式存储器
· 支持算数逻辑运算
· 快速进位链逻辑
源同步输入/输出接口
· 输入//输出单元包含DDR寄存器
· Generic DDRx1
· Generic DDRx2
高性能,灵活的输入/输出缓冲器
· 可配置支持以下单端标准
· LVTTL、LVCMOS (3.3/2.5/1.8V/1.5/1.2V)
· PCI